### 66.70 Estructura del Computador

### Unidades aritméticas

# Operaciones aritméticas

Realizar operaciones aritméticas (+ - \* /) es lo más elemental que se le puede pedir a una computadora.

Sin embargo,

No son tan simples de implementar como podría esperarse

Su implementación forma parte de la Unidad Aritmético Lógica (ALU) que es el núcleo mismo del microprocesador

# Sumador



### Sumador



- Diseño con lógica de 2 niveles Cantidad de
  - variables de entrada
  - minitérminos por cada salida
  - compuertas
  - entradas por compuerta
  - sumadores de 32 bits



Buscar otra solución

# Suma de números de N dígitos

Operar como en lápiz y papel
(dígito a dígito encolumnados)

(dígito a dígito encolumnados)

(dígito a dígito encolumnados)

(e+5) 10
(-2) 10
(+3) 10
(+3) 10

(suma de 2 bits)

sumadores simples

# Sumador de dos bits semisumador o half adder

| Χ | У | С | 5 |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 0 |



$$S = X \text{ xor } Y$$
 $C = X \cdot Y$ 





# Sumador de tres bits sumador completo o full adder

| X | У | Cin | Cout | 5 |
|---|---|-----|------|---|
| 0 | 0 | 0   | 0    | 0 |
| 0 | 0 | 1   | 0    | 1 |
| 0 | 1 | 0   | 0    | 1 |
| 0 | 1 | 1   | 1    | 0 |
| 1 | 0 | 0   | 0    | 1 |
| 1 | 0 | 1   | 1    | 0 |
| 1 | 1 | 0   | 1    | 0 |
| 1 | 1 | 1   | 1    | 1 |

$$S = \sum m(1,2,4,7)$$

$$= X' Y' C_{in} + X' Y C_{in}' + X Y' C_{in}' + X Y C_{in}$$

$$= X' (Y' C_{in} + Y C_{in}') + X (Y' C_{in}' + Y C_{in})$$

$$= X' (Y \oplus C_{in}) + X (Y \oplus C_{in})'$$

$$= X \oplus Y \oplus C_{in}$$

$$C_{out} = \sum m(3,5,6,7)$$

$$= X' Y C_{in} + X Y' C_{in} + X Y C_{in}' + X Y C_{in}$$

$$= (X' Y + X Y') C_{in} + X Y (C_{in}' + C_{in})$$

$$= (X \oplus Y) C_{in} + XY$$

$$S = X \oplus Y \oplus Cin$$

$$Cout = (X \oplus Y) C_{in} + XY$$



#### Sumador de tres bits

#### Sumador completo en base a 2 semisumadores





**Semisumador** 

**Sumador completo** 

# Sumador de dos números de 4 bits



- ❖ Para qué es necesario el Cout ?
- ❖ Para qué es necesario el Cin ?
- Suma de números sin signo
- Suma de números en complemento a 2

## Velocidad de operación



Qué parte de la estructura de este sumador es el principal limitante a su velocidad?



# Velocidad de operación



- Largo camino entre (A0, B0, CI) hasta CO y S3.
- Estimar el retardo en un sumador de 64-bit



### Sumadores de alta velocidad

"Cuello de botella" = Carry



Existen soluciones a ese problema

"Carry look-ahead"

"Carry save"

### Resta

- ✓ Podemos diseñar un restador del mismo modo en que planteamos el circuito del sumador.
- ✓ Pero también podemos:
   Usar complemento a 2 y convertir cualquier resta en un problema de suma A B = A + (-B)

#### Basar la resta en complemento a 2 es ventajoso porque:

- Reutilizamos el circuito del sumador
- Es simple obtener el complemento a 2 de un número

### Resta

Las únicas <u>diferencias</u> con el circuito sumador son:

- → El negador complementa cada bit del sustraendo B3 B2 B1 B0.
- → En el restador el Cin es 1 en vez de 0



Es posible obtener un circuito sumador/restador?

#### de dos palabras de 1 bit

La multiplicación de dos bits es equivalente a la función AND

| a | b | ф |         |
|---|---|---|---------|
| 0 | 0 | 0 | ٧d      |
| 0 | 1 | 0 | valores |
| 1 | 0 | 0 | logi    |
| 1 | 1 | 1 | ogicos  |

| а | b | axb | ٧.                           |
|---|---|-----|------------------------------|
| 0 | 0 | 0   | valores <b>riurrier icos</b> |
| 0 | 1 | 0   |                              |
| 1 | 0 | 0   |                              |
| 1 | 1 | 1   | 1003                         |

#### de dos palabras de 1 bit

La multiplicación de dos bits es equivalente a la función AND







- de dos palabras de 4 bits
- La multiplicación de dos números binarios sigue el método del papel y lápiz
- Se basa en <u>sumas</u> y <u>desplazamientos</u>

|   |   |   | ×   | 1<br>0      | 1<br>1      | 0<br>1 | <b>1</b><br>0 | Multiplicando<br>Multiplicador |
|---|---|---|-----|-------------|-------------|--------|---------------|--------------------------------|
| + |   | 1 | 1 1 | 0<br>1<br>0 | 0<br>0<br>1 | 0      | 0             | Productos parciales            |
|   | 0 | 0 | 0   | 0           |             |        |               |                                |
|   | 1 | 0 | 0   | 1           | 1           | 1      | 0             | Producto                       |

• En binario los productos parciales sólo pueden dar: 0000 ó el multiplicando

#### de dos palabras de 4 bits

Inconveniente 1

☐ Disponemos de sumadores de 2 sumandos

...pero debemos sumar 4 números
Enteros sin signo



Inconveniente 2

☐ Tenemos sumadores de 4 bits pero la suma da un resultado de 8 bits



sumas de 4 bits y desplazamiento a izquierda en cada suma parcial

### Multiplicador paralelo

de dos números de 4 bits



Multiplicador paralelo

de dos números de 4 bits



- ✓ Al multiplicar dos números de n-bits deben resolverse
  - Hasta n productos parciales (uno por cada 1 del multiplicador).
  - Hasta n-1 sumas
  - Cada sumador suma dos números de n bits (tamaño del multiplicando)
- => El circuito de un multiplicador paralelo de 32-bit o 64-bit es enorme!
- Una arquitectura serie admite hardware mucho más simple ...pero más lenta

### Multiplicador serie

de dos números de 4 bits (sin signo)



### Multiplicador serie

de dos números de 4 bits (sin signo)





# Multiplicación de enteros con signo

Multiplicando negativo, multiplicador positivo

| 1110     | (-2) <sub>10</sub> |
|----------|--------------------|
| x 0101   | (5) <sub>10</sub>  |
| 1110     | ( )10              |
| 0000     |                    |
| 1110     |                    |
| 0000     |                    |
| 01110110 |                    |

# Multiplicación de enteros con signo

Multiplicando negativo, multiplicador positivo ← —



- Se puede aplicar métodos similares con enteros sin signo y con ent. compl. a 2
- Pero en el caso de complemento a 2 es necesario extender el signo hasta completar 2 n bits

# Multiplicación de enteros con signo

Multiplicador negativo -



Extensión de signo

|   | 0101              |     |
|---|-------------------|-----|
|   | x <b>11111110</b> |     |
| • | 0000000           |     |
|   | 0101              |     |
|   | 0101              |     |
|   | 0101              |     |
|   | 0101              |     |
|   | 0101              |     |
|   | 0101              |     |
|   | 0101              |     |
|   | 01011110110       | (-1 |
|   |                   | 7   |

 $0)_{10}$ 

- Se debe extender el signo del multiplicador
- Si el multiplicando fuese también negativo se extiende su signo también
- Del resultado sólo tomamos los 2n bits menos significativos

# Enteros con signo Suma vs. Multiplicación

- La **suma** binaria se realiza en forma idéntica en enteros con signo y sin signo.

  => se obtiene la misma combinación de 0`s y 1`s como resultado
- El resultado es interpretado de modo diferente en cada caso
- La **multiplicación** binaria se realiza en forma diferente en enteros con signo y sin signo.
- El resultado está formado por diferentes combinaciones de 0`s y 1's que además son interpretadas en forma diferente (complemento a 2 o sin signo)
- En ambos casos el producto tiene el doble de bits que cada operando



#### En el set de instrucciones de Pentium

- √ hay una única instrucción para la suma (ADD). El resultado es interpretado por el programador como con signo o como sin signo.
- √ hay dos instrucciones de multiplicación: MUL (sin signo) e IMUL (con signo)
- ✓ El resultado de ADD se guarda en 1 registro
- ✓ El resultado de MUL o IMUL se guarda en 2 registros

# Aumentando la velocidad de los circuitos multiplicadores

 En el método clásico la velocidad de la multiplicación está condicionada por el número de sumas



Necesitamos reducir la cantidad de sumas

- multiplicar por 01110 requiere 3 productos parciales
- pero si expresamos  $01110 (14)_{10}$  como  $10000 00010 (16)_{10}$   $(2)_{10}$  sólo hay 2 productos parciales (uno suma y otro resta)

(Un método formal para implementar esta idea es dado por el algoritmo de Booth)

### División

- Se puede implementar en hardware siguiendo el método de papel y lápiz
- Se basa en <u>restas</u> y desplazamientos
- Para ver cuantos dígitos del dividendo "entran" en el divisor:
  - 1. se hace la resta del dividendo menos el divisor
  - 2. si el signo del resto es negativo se debe bajar un digito más
- Paso a paso:
  - 1) Se toma el primer bit del dividendo
  - 2) Se le resta el divisor (se suma su complemento)
  - 3) En caso que el resto sea negativo
    - 1. se agrega un 0 al cociente
    - 2. se <u>restaura</u> el valor original (suma del divisor)
    - 3. se "baja" del dividendo un dígito más y se lo agrega al resultado de la resta
  - 4) En caso de que sea nulo o positivo
    - 1. se agrega un 1 al cociente
    - 2. se "baja" del dividendo un dígito más y se lo agrega al resultado de la resta
  - 5) Vuelve a 2 en tanto queden en el dividendo bits sin procesar

## División



# Implementación de un divisor serie de dos números de 4 bits



¿Cómo cambia el circuito a mayor cantidad de bits?

Divisor en M

Dividendo en Q

Resultado en Q

Resto final en A

a₄: signo del resto

Restos parciales en A

# Implementación de un divisor serie de dos números de 4 bits





# Implementación de un divisor serie de dos números de 4 bits



### Divisor paralelo

Corresponde a: (Paso 3) (Paso 1) (Paso 2) En vez de "paso a paso" Bo => "nivel" circuital Bou "B": Divisor 3 bits La decisión de restar o bajar otro dígito "la toma" el multiplexor В, de cada módulo "restador si/no" Baut B2 S Bout Bout "A": Dividendo 5 bits Restador con Bin Módulo "restador si/no" B 2-to-1 v MUX FS Selecciona. entre bit Entrada y bit Diferencia

### Divisor paralelo



# División de enteros con signo

#### Alternativas:

- División sin signo y signo obtenido según leyes del algebra
- Resolver en complemento a 2

  Resulta en circuitos demasiado lentos/complejos por lo que es raramente utilizada